Ik denk dat ik mijn denkfout zie. Het zat me toch niet helemaal lekker en heb eea nog eens aan een nadere beschouwing onderworpen. Dit is in ieder geval het simulatieschema:
Even ideale condensatoren (daar komt in alle geval geen DC doorheen) en een diodebrug die in de library te vinden is. De tijddomein simulatie geeft dit als resultaat:
Mijn denkfout zat hem erin (althans, dat denk ik dan) dat ik de toppen van de sinus niet zag veranderen qua delta. Er zit nog steeds een offset tussen de positieve top en de negatieve top van de sinus waar een DC offset in zit. Als ik een frequentie analyse doe op het signaal, blijkt dat op de belasting de DC component zo goed als verdwenen is. Zie:
Ik bied 0,3V aan DC aan op de ingang (dat is -10,458 dB) en daar blijft na de DC trap slechts -144,544 dB van over. Verdwenen dus.
Groet,
Jacco